軟件層面,在語言層面上,ZK更友好的格式,也會(huì)帶來加速生成的過程,比如Aleo的Leo語言。再就是算法本身的優(yōu)化,雖然說有一定的優(yōu)化空間,但是要想有大的突破需要非常多的時(shí)間,畢竟?fàn)可娴胶芏鄶?shù)學(xué)問題。
為什么以太坊或者門羅是抵制ASIC的?看看大餅就知道了,主要是比較低成本的ASIC讓以太坊社區(qū)預(yù)測到了ASIC機(jī)器未來可能占領(lǐng)以太坊網(wǎng)絡(luò),而以太坊網(wǎng)絡(luò)開始的共識是PoW,和大餅一樣。
雖然PoW的周期是10年,不代表說10年后ASIC就不需要了,只要隱私委托代理計(jì)算方案還存在,那么ASIC其實(shí)是一直需要的。
總結(jié),從算法、定位和共識三個(gè)方面綜合來看,Aleo都和以往的其他公鏈項(xiàng)目有本質(zhì)上的差別,而ASIC對于Aleo來說是必需的硬件設(shè)備,就好比專用顯卡/芯片對于AI大模型訓(xùn)練是一樣的道理,所以官方明確表態(tài)支持ASIC也在情理之中,而且無論從Token價(jià)格、內(nèi)存、帶寬、成本、回本周期等因素長期來看,ASIC都是選擇。
早在2021年,英偉達(dá)就曾公開表示過“禁止使用轉(zhuǎn)換層在其他硬件平臺上運(yùn)行基于CUDA的軟件”,2024年3月,英偉達(dá)更是將其升級為“CUDA禁令”,直接添加在了CUDA的終用戶許可協(xié)議中,已禁止用轉(zhuǎn)譯層在其他GPU上運(yùn)行CUDA軟件