絕緣薄膜形成了電路的基礎層,粘接劑將銅箔粘接至了絕緣層上。在多層設計中,它再與內層粘接在一起。它們也被用作防護性覆蓋,以使電路與灰塵和潮濕相隔絕,并且能夠降低在撓曲期間的應力,銅箔形成了導電層。
粘接劑除了用于將絕緣薄膜粘接至導電材料上以外,它也可用作覆蓋層,作為防護性涂覆,以及覆蓋性涂覆。兩者之間的主要差異在于所使用的應用方式,覆蓋層粘接覆蓋絕緣薄膜是為了形成疊層構造的電路。粘接劑的覆蓋涂覆所采用的篩網印刷技術。不是所有的疊層結構均包含粘接劑,沒有粘接劑的疊層形成了更薄的電路和更大的柔順性。它與采用粘接劑為基礎的疊層構造相比較,具有更佳的導熱率。由于無粘接劑柔性電路的薄型結構特點,以及由于消除了粘接劑的熱阻,從而提高了導熱率,它可以使用在基于粘接劑疊層結構的柔性電路無法使用的工作環(huán)境之中。
雙面板制
開料→ 鉆孔→ PTH → 電鍍→ 前處理→ 貼干膜 → 對位→曝光→ 顯影 → 圖形電鍍 → 脫膜 → 前處理→ 貼干膜 →對位曝光→ 顯影 →蝕刻 → 脫膜→ 表面處理 → 貼覆蓋膜 → 壓制 → 固化→ 沉鎳金→ 印字符→ 剪切→ 電測 → 沖切→ 終檢→包裝 → 出貨
單面板制
開料→ 鉆孔→貼干膜 → 對位→曝光→ 顯影 →蝕刻 → 脫膜→ 表面處理 → 貼覆蓋膜 → 壓制 → 固化→表面處理→沉鎳金→ 印字符→ 剪切→ 電測 → 沖切→ 終檢→包裝 → 出貨
著各方興趣的增加,IPC 覺得有必要幫助其他公司開發(fā)各種能夠確保BGA在制造和測試期間不受損傷的測試方法。這項工作由 IPC 6-10d SMT 附件可靠性測試方法工作小組和 JEDEC JC-14.1 封裝設備可靠性測試方法子委員會攜手開展,該工作已經完成。 該測試方法規(guī)定了以圓形陣列排布的八個接觸點。在印刷電路板中心位置裝有一 BGA 的 PCA 是這樣安放的:部件面朝下裝到支撐引腳上,且負載施加于 BGA 的背面。根據 IPC/JEDEC-9704 的建議計量器布局將應變計安放在與該部件相鄰的位置。